MicronとCadence、世界初のDDR5-4400メモリモジュールを開発 CAS latencyは42

CadenceとMicronは世界初のDDR5-4400メモリモジュールを開発した。このプロトタイプのDDR5メモリは、現在市場に出回っている最速のDDR4メモリよりも約37.5%速い4400Mbpsを達成している。

DDR5メモリは16Gbダイ製品やスタッキングを容易にするがCASレイテンシが悪化する。このプロトタイプではCLが42となっている。動作電圧は1.1で、現行のDDR4よりも良好な数値といえるだろう。

CadenceはDDR5-4400がDDR5メモリのスタンダードになると予想し、後にDDR5-6400も登場予定である。2019年にはサーバー向けからDDR5を採用したシステムが登場し、2021年にかけて徐々に増えていく見込みである。

https://www.techpowerup.com/243907/cadence-and-micron-demo-ddr5-4400-memory-module

Sponsored Link

2: Socket774 2018/05/05(土) 20:18:25.28 ID:RCApyz+Ma0505
新しいのとかいらないから
今の量産して安くしてください

3: Socket774 2018/05/05(土) 20:20:50.05 ID:llrawS1BK0505
DDR4の値段下げろバカやろう

11: Socket774 2018/05/05(土) 20:36:11.40 ID:YSf+CpuE00505
CL42ってゴミだろ

5: Socket774 2018/05/05(土) 20:22:11.51 ID:f6tJ7uZBa0505
CL42いうても、速度はやけりゃええ

6: Socket774 2018/05/05(土) 20:22:29.47 ID:HrtPG1J600505
1600CL9の方が早い?

27: Socket774 2018/05/05(土) 21:53:27.97 ID:CspwuwtHa0505
>>6
レイテンシはわずかにそちらが短いってくらいで
速度は段違い
sandraベンチでどーせ今年末辺りにリークされるよ

7: Socket774 2018/05/05(土) 20:22:36.87 ID:EmiIOw0v00505
まだ3なんだが(´_`。)゙

8: Socket774 2018/05/05(土) 20:22:43.66 ID:NB1+fgzi00505
Cadenceってなんや知らんで

10: Socket774 2018/05/05(土) 20:30:47.85 ID:TKxI4nPi00505
はえーよw

13: Socket774 2018/05/05(土) 20:47:44.52 ID:YSf+CpuE00505
本格的に使われるのは2021年以降か
no title

14: Socket774 2018/05/05(土) 20:50:03.21 ID:aNoBt1Fl00505
LPDDRのシェアが半分になるのか

15: Socket774 2018/05/05(土) 20:50:51.33 ID:PbLeet7+00505
何がどうコンシューマーにとって良くなるの?
メモリ16GBで充分すぎるんだけど

23: Socket774 2018/05/05(土) 21:40:53.45 ID:CspwuwtHa0505
>>15
容量はDIMMあたりで変わらず
帯域は糞早くなる
ch数も16chまでふつうにサポート

18: Socket774 2018/05/05(土) 21:01:16.08 ID:k0c3ViNA00505
DDRシリーズいらないからHBM系統でお願いします

19: Socket774 2018/05/05(土) 21:13:48.38 ID:H03xIeJ600505
DDR3 16GBで何も不自由していない
あと5年は戦う

21: Socket774 2018/05/05(土) 21:23:38.11 ID:DiGgozt700505
中国の長江ストレージがDDR4作るとかいう矢先にこれか
さすがアメリカ様えげつねえ

22: Socket774 2018/05/05(土) 21:27:51.00 ID:k0c3ViNA00505
>>21
いやまあ別に最先端追う必要ないしね
少し前の世代を組み込み向けに供給すればいいし

26: Socket774 2018/05/05(土) 21:52:23.65 ID:CspwuwtHa0505
>>21
いや前々から策定してたぞ
去年にもうこれほぼ最終仕様なっての出してたし
あと中国のメモリは、現段階で先端の第2工場が2020年中に完成とかいうレベルなので
まあメモリ値下がりは今後もあまり起きないかと……

25: Socket774 2018/05/05(土) 21:47:34.82 ID:mriV1ewg00505
ちょっと前にネイティブDDR4-2400買ったばかりだぞ

28: Socket774 2018/05/05(土) 21:58:50.26 ID:k0c3ViNA00505
DDRの世代が上がると早いがその分プリフェッチで無駄なデータ転送が増えるんだっけ?

31: Socket774 2018/05/05(土) 22:25:51.25 ID:CspwuwtHa
すまん、DIMM容量は増える
chあたりDDRが3→2へなるからch増えてもDIMMの枚数は変わらん、ね

>>28
無駄というかプリフェッチて高速化のためだから
そうでもなくね
あとDDR4はDDR3とプリフェッチは同じ
DDR5はDDR4の倍

30: Socket774 2018/05/05(土) 22:25:11.91 ID:VloxLBbk0
えええ…奮発してたっかいメモリ買ったばっかなのに…

32: Socket774 2018/05/05(土) 22:29:12.46 ID:CspwuwtHa
>>30
コンシューマ向けに発売されるのは2021くらいだから安心しろ

33: Socket774 2018/05/05(土) 22:32:23.12 ID:5CHNAR9u0
なんでクロックが上がるとレイテンシが悪化するの(´・ω・`)?

36: Socket774 2018/05/05(土) 22:40:29.17 ID:GsxbXGBL0
>>33
クロック周波数をあげるにはラッチ回路を増やさないといけないから
回路を増やすと手続きが増える

37: Socket774 2018/05/05(土) 22:45:48.08 ID:k0c3ViNA0
もう正直なところCPUからマザーボード上のDIMMスロットにささってるDRAMに高速でアクセスするって無理があるよね
CPUパッケージにHBM2あたりを乗っけてCPUソケットからはメモリバス出さないで全部PCIeレーンにしてHBM2その先はユーザーの好きなストレージにしたほうがいいよね
PCIe型のDRAM製品とか出せばいいよね

38: Socket774 2018/05/05(土) 22:56:08.97 ID:mOjf6m900
>>37
ちなみに最新のRYZEN&最新チップセットだと
メモリSSDHDDを全部一つのドライブと認識して高速化するっていう
いかにも次世代ゲーム機に載りそうな機能があったりする

42: Socket774 2018/05/05(土) 23:30:38.52 ID:ale3wfzLa
DDRは6まではいくみたいだが、その先は何になるんだろね

43: Socket774 2018/05/05(土) 23:35:06.05 ID:7n2eabQU0
DDR4は高過ぎるからスルーして5にしよ…

『MicronとCadence、世界初のDDR5-4400メモリモジュールを開発 CAS latencyは42』へのコメント

  1. 名前:名無しの自作er 投稿日:2018/05/06(日) 19:50:24 ID:01776b384 返信

    クロック数より転送速度

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 20:16:20 ID:45be1789f 返信

      実はCL増加によるレイテンシの増加も帯域拡大で相殺されるからほとんど変わらんしな。

      • 名前:名無しの自作er 投稿日:2018/05/07(月) 21:47:59 ID:ffdc8ed18 返信

        レイテンシ増加を相殺してるのは周波数増加

        • 名前:名無しの自作er 投稿日:2018/05/07(月) 21:59:31 ID:f3c455ead 返信

          間違った、そうだ。

  2. 名前:名無しのAMDer@Y市ASH区 投稿日:2018/05/06(日) 19:51:55 ID:b64c257ce 返信

    これは来年後半くらいに対応マザボとか出始めて
    再来年辺りからぽつぽつ浸透し出すパターンかなぁ。
    Zen2辺りまでは余り考えなくてもイイっぽい。

  3. 名前:名無しの自作er 投稿日:2018/05/06(日) 19:53:08 ID:7efa33262 返信

    APUが加速するな

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 23:35:00 ID:9dbe9a33c 返信

      例えば現行のRyzenAPUのグラフィック性能を100%引き出すにはどれぐらいのメモリ速度が必要なのっと

      • 名前:名無しの自作er 投稿日:2018/05/07(月) 01:43:20 ID:b310eb882 返信

        マジレスするとCPUとGPUのUMAだから
        DDR5-6400ですら足りないから
        DDR6-8532が出ないことにはどうにもならない

        • 名前:名無しの自作er 投稿日:2018/05/07(月) 12:37:51 ID:3db5fb6ae 返信

          そんなに必要なのね、GDDRは無視するとして現実的にはHBM搭載するしかないわけだ

  4. 名前:名無しの自作er 投稿日:2018/05/06(日) 20:03:34 ID:358150bf8 返信

    メモリにストレージ付くの何時よ

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 20:08:29 ID:0d21c056c 返信

      サーバーユースなら今年から

  5. 名前:名無しの自作er 投稿日:2018/05/06(日) 20:04:28 ID:19b1d91fa 返信

    DDR3使いだが、DDR6まで様子見だな。

  6. 名前:名無しの自作er 投稿日:2018/05/06(日) 20:45:47 ID:c3699f797 返信

    そんなことより安くしろ

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 22:26:12 ID:25fe7a169 返信

      DRAMのプロセスルールが進まないから無理
      今までだと一定期間でサイズ小さくなって、数出せたけど
      ここ数年殆ど止まってるので

      • 名前:名無しの自作er 投稿日:2018/05/06(日) 22:56:42 ID:a7feed6ae 返信

        プロセスルールはEUV投入まで止まりっぱなしだろうけど、歩留まり向上とか設備の償却とかで、こう、もうちょっと・・・

        • 名前:名無しの自作er 投稿日:2018/05/07(月) 11:02:04 ID:4d4b7f8e2 返信

          DRAMの場合はEUVでどうにかなるかもわからん
          フラッシュメモリと同様に
          セル同士が近すぎて干渉し始めてきているので
          今まで通りにプロセスルールが進められる保証が無い
          歩留まり改善である程度は行けるが
          プロセスルールを進める方がコスト的に有利なはず
          絶対的に数を出せるというメリットは歩留まり以上なので

          その道程はクソ辛いというのが今のDRAMの現状

  7. 名前:名無しの自作er 投稿日:2018/05/06(日) 21:05:02 ID:2631274eb 返信

    実際の製品はどのくらいのCLで出るんだろうか。
    DDR3-3200がCL13でDDR4-3200がCL16だから仮にDDR5-3200がでたとして19?

    G.SkillのDDR4-4400がCL19なのでCL22かな?

  8. 名前:名無しの自作er 投稿日:2018/05/06(日) 21:15:52 ID:e26515d25 返信

    他の部分が足引っ張ってるからここだけ更に帯域上がっても
    ってのはあるよなぁ
    メモリに関しては進化より廉価量産化の方を期待したい

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 22:07:06 ID:7ac32aeb8 返信

      DDR5はそっちの方向、廉価に大容量のメモリを作る方向に行こうとしてるっぽい
      記事には、DDR5はパフォーマンスよりも容量指向とか
      垂直方向のスタックを容易にするとか書かれてる

      • 名前:名無しの自作er 投稿日:2018/05/06(日) 22:53:49 ID:a7feed6ae 返信

        スタックで廉価とか言い出したらだいたい死亡フラグだと思って眺めてる

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 18:40:47 ID:4a834ccd7 返信

      むしろメモリがレジスタどころかCPUキャッシュより相当遅くて
      足引っ張ってる状況って相当前から言われてるような

  9. 名前:(*´з`)IQ150 投稿日:2018/05/06(日) 22:17:45 ID:f15c51291 返信

    スリッパ使いとしてこれ以上レイテンシが増える企画は容認できない

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 17:20:35 ID:f3c455ead 返信

      casが増えても帯域増えればレイテンシは変わらんよ。
      https://ja.wikipedia.org/wiki/DDR3_SDRAM#%E3%83%AC%E3%82%A4%E3%83%86%E3%83%B3%E3%82%B7
      ウィキペディア DDR3 SDRAM

      IFの帯域はメインメモリに同期してるからむしろレイテンシ減るかも知らん。

      • 名前:名無しの自作er 投稿日:2018/05/07(月) 21:59:08 ID:f3c455ead 返信

        周波数だった

      • 名前:名無しの自作er 投稿日:2018/05/09(水) 11:49:49 ID:ee8b05a9c 返信

        ちゃんと計算してから発言しな
        15÷2133×2000=14.06ns
        17÷2400×2000=14.16ns
        42÷4400×2000=19.09ns
        爆発増よ

  10. 名前:名無しの自作er 投稿日:2018/05/06(日) 22:23:45 ID:52b74b68d 返信

    しまってあるDDR3の16GBどうしようかな

  11. 名前:名無しの自作er 投稿日:2018/05/06(日) 22:47:23 ID:ca8572a35 返信

    メインメモリの速度が上がったら、iGPUの強化以外にどんなメリットがあるんだろう

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 22:52:15 ID:a7feed6ae 返信

      メモリバウンドな計算はぜんぶ速くなる。キャッシュに乗りきる小さいプログラムちまちま回すとき以外はメリットがある

  12. 名前:名無しの自作er 投稿日:2018/05/06(日) 22:48:07 ID:a7feed6ae 返信

    CadenceってPSpiceのとこだろ。それなりに(業界では)有名企業じゃん

    • 名前:名無しの自作er 投稿日:2018/05/06(日) 23:04:21 ID:daf1cdf6d 返信

      いやいやそれなりどころかEDAツール業界では最大手だぞ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 13:50:23 ID:6083ae72f 返信

      これ知らないのは潜りやろ。

      ただpspiceというよりvirtuosoだよな。

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 23:31:43 ID:c97478d0c 返信

      Verilog HDL作ったとこやろ

  13. 名前:名無しの自作er 投稿日:2018/05/06(日) 23:29:10 ID:6dbd03548 返信

    レイテンシ悪くても、クロックのほうが影響力高いって見たけど
    結局レイテンシってなんなん?応答速度?

    一度に大量に転送できるけど転送する間隔が遅いって感じ?

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 02:31:00 ID:42c4b963b 返信

      詳しく知りたいならWiki見た方がいいけど
      レイテンシは頭出し速度みたいなもん
      シーケンシャルアクセスなら影響薄いけど
      ランダムアクセスで頭出し多いと遅いとかなる

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 17:28:06 ID:f3c455ead 返信

      メモリのレイテンシに関してものすごくざっぱに言うと、
      I/Oバスのクロックが刻まれるのを砂時計の砂が落ちきる瞬間に言い換えて説明するが、
      配達屋が荷物まとめて出発するまでに砂時計何回ひっくり返すか。規格が進んでいくとこれが多くなっていくんだがそれは砂時計が小さくなってるからで実際にかかる時間はほとんど変わってない。

  14. 名前:名無しの自作er 投稿日:2018/05/06(日) 23:41:03 ID:d3f0b4535 返信

    Romeには間に合わんやろうね

  15. 名前:名無しの自作er 投稿日:2018/05/07(月) 02:27:35 ID:42c4b963b 返信

    CL÷クロック×2000=実レイテンシ(ns)
    DDR4のOCメモリでDDR4-4700CL19行ってる
    CL42はあまりにもひどくね?
    19÷4700×2000=8.08ns
    42÷4400×2000=19.09ns
    DDR4標準の2133CL15だと14.06nsだけど無茶苦茶レイテンシ悪くなってる
    帯域よりレイテンシ重要なFFベンチとかだとDDR4の標準にすら負けそう
    DDR5-5000CL20位のOCメモリ出て来てから移行するわ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 22:00:35 ID:f3c455ead 返信

      試作品とはいえ高いな。7nmが成熟してきたら改善するんかね?

  16. 名前:名無しの自作er 投稿日:2018/05/07(月) 03:38:40 ID:a6c5028f0 返信

    速度より量を優先してくれ…ぶっちゃけ内蔵GPU使う人ぐらいしか新しいものの恩恵ないだろ。メモリは量が全てだと言っても過言じゃない。

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 06:00:06 ID:1167ba665 返信

      量って今でも十分容量多いだろ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 14:36:39 ID:0cda922b1 返信

      量は金の力で解決する。速度は製品が出てこないことにはどうにもならんのだ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 18:38:03 ID:4a834ccd7 返信

      いんや、ゲーム用途だと外付けGPUだろうが
      高フレームレート環境を望んでいる人には需要あると思う

  17. 名前:名無しの自作er 投稿日:2018/05/07(月) 05:20:32 ID:0b1dcea01 返信

    メモリクロックの影響が大きいRyzenだと、高クロックというだけどかなり性能が上がりそう

  18. 名前:名無しの自作er 投稿日:2018/05/07(月) 05:23:54 ID:b5293e0ac 返信

    最低3200で上限6400とかっていう話だったけど標準は4400あたりになるってことか

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 17:16:46 ID:b310eb882 返信

      DDR200
      DDR2-400
      DDR3-800
      DDR4-1866
      とか先行品やサーバー向けで
      規格上にしかないのはいっぱいある

  19. 名前:名無しの自作er 投稿日:2018/05/07(月) 05:38:03 ID:39202c0fd 返信

    人間が感じられるわけがないレイテンシを気にする意味が分からんし
    レイテンシの数値が増えると遅いと思うのも間違いだ
    周波数にしてもこんな高いのは、そう簡単には高クロックで回らないわな

  20. 名前:名無しの自作er 投稿日:2018/05/07(月) 07:47:33 ID:7ac60ccc9 返信

    またケンモーからの転載か

  21. 名前:名無しの自作er 投稿日:2018/05/07(月) 07:55:59 ID:0f9919d6f 返信

    メモリはとにかく帯域が必要よ
    CPUのキャッシュはなんのために付いてると

  22. 名前:名無しの自作er 投稿日:2018/05/07(月) 08:08:06 ID:b4ad48d52 返信

    レイテンシで叩かれてるけどはやい

  23. 名前:名無しの自作er 投稿日:2018/05/07(月) 08:40:07 ID:b4b3dfcca 返信

    霊天使君

  24. 名前:名無しの自作er 投稿日:2018/05/07(月) 11:52:41 ID:536be00c2 返信

    そのうちサムスンが開発した世界初のDDR5とか言い出して発売してくるよ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 22:44:25 ID:24ff2585d 返信

      君は世界初のGDDR6量産に成功したんだからいいだろ

  25. 名前:名無しの自作er 投稿日:2018/05/07(月) 13:30:44 ID:39202c0fd 返信

    メモリクロック上げても、その速度で回すBIOSがなかなかない
    ゲームやら普通の用途で使うチップセット、マザボじゃ回らんわな
    今の時代まだまだ需要はないぜ

  26. 名前:名無しの自作er 投稿日:2018/05/07(月) 13:34:10 ID:6083ae72f 返信

    ケイデンスのソフト高いンご

    シミュレーションソフトの類いは寡占だから強いよなぁ

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 14:40:56 ID:0cda922b1 返信

      なんだかんだで安い競合がいろいろあるから、Cadenceのソフトあんま使わない・・・

  27. 名前:名無しの自作er 投稿日:2018/05/07(月) 14:54:49 ID:32082b0de 返信

    メモリ高すぎる
    もうPC買い替えたいけど
    メモリだけが高い・・・

  28. 名前:名無しの自作er 投稿日:2018/05/07(月) 18:02:39 ID:1d0180c3e 返信

    DDR2ワイ、低みの見物

  29. 名前:名無しの自作er 投稿日:2018/05/07(月) 18:31:08 ID:294adcd29 返信

    いい加減デスクトップ用メモリも小型のSO-DIMM辺りに統一してほしい

  30. 名前:名無しの自作er 投稿日:2018/05/07(月) 18:35:30 ID:4a834ccd7 返信

    メモリの速度上がるとファイルの圧縮展開速度あたり良くなるのかな

  31. 名前:名無しの自作er 投稿日:2018/05/07(月) 18:51:08 ID:812d6f219 返信

    中国が参入しても性能で突き放す気満々。
    これでDDR4が安くなる・・・と思いきや今度は生産自体をしなくなる。
    先端商品しか作らず、マーケット高値維持をコントロールするパターン。

    • 名前:名無しの自作er 投稿日:2018/05/07(月) 18:54:05 ID:294adcd29 返信

      どうせ高値になるなら日本が再参入するチャンスもありそうだな

  32. 名前:名無しの自作er 投稿日:2018/05/07(月) 18:52:00 ID:e3c16f3a9 返信

    2019年に製品化
    つまり実際にコンシューマー用に販路に載るのは2020~21年以降だな

  33. 名前:名無しの自作er 投稿日:2018/05/09(水) 00:19:30 ID:f7c9f4d42 返信

    容量半分で倍の価格で2019年に出るんやろ

  34. 名前:名無しの自作er 投稿日:2018/05/09(水) 09:39:02 ID:932c7c0fb 返信

    ddr5になればAPUに移行しても良いかな

  35. 名前:名無しの自作er 投稿日:2018/05/15(火) 15:02:01 ID:1f9a798b8 返信

    メモリの性能による恩恵が少ないから
    価格が安くなってくれれば良いやと思っている